دانلود فایل با شمار فاکتور
لطفا شماره فاکتور خود را درج نمایید
جدیدترین لغات واژهنامه
کشورهای شمال اروپا
آتش سوزی های جنگلی
دوسویه
نادیده گرفتن، دست انداخ
اجتناب ناپذیر، بی شفقت،
آمار بازدیدکنندگان
بازدید امروز :24
بازدید روز گذشته :74
بازدید این هفته :221
بازدید این ماه :895
مجموع آمار بازدید ها :798853
بازدید روز گذشته :74
بازدید این هفته :221
بازدید این ماه :895
مجموع آمار بازدید ها :798853
عنوان محصول: مبدل آنالوگ به دیجیتال خط لوله ای
توضیحات مختصر:
مجموعه ای از تکنیک های توان پایین برای تشخیص طرح توان پایین در مبدل آنالوگ به دیجیتال (ADC) خط لوله پیشنهاد می شود. این تکنیک ها شامل حذف S/H فعال، به اشتراک گذاری اپمپ بین چندین بیت در هر مرحله مجاور، تکنیک امپلی فایر توان پایین، کارایی بالا، نوسان بالا می باشند. همچنین، توپولوژی نمونه برداری جدید ...
|
مبدل آنالوگ به دیجیتال خط لوله ای |
قیمت : 30000 تومان
تخفیف: 3000 تومان
تخفیف ویژه : 10 درصد
قیمت نهایی: 24000 تومان
887 بازدید
کد مقاله: TTC-
3257
نوع فایل : docx
لینک دانلود فایل خریداری شده بلافاصله بعد از خرید موفق فعال خواهد شد.
Abstract
A set of low-power techniques is proposed to realize low power design in pipeline analog-to-digital converter (ADC). These techniques include removing the active S/H (i.e., SHA-less), sharing the opamp between the adjacent multi-bit-per-stages, low-power high-efficiency high-swing amplifier technique. Also, a new sampling topology is proposed to minimize aperture error by matching the time constant between the two input signal paths. All these skills are verified by simulation in the design of the 1.8-V 11-bit 40-MHz ADC in a 0.18-lm CMOS process with power dissipation 21-mW, signal-to noise and-distortion ratio (SNDR) 65-dB, effective number of bit (ENOB) 10.5-bit, spurious free dynamic range (SFDR) 78-dB, total harmonic distortion (THD) -75.4-dB, signal-to-noise ratio (SNR) 65.4-dB and figure-of-merit (FOM) 0.18 pJ/step.
چکیده
مجموعه ای از تکنیک های توان پایین برای تشخیص طرح توان پایین در مبدل آنالوگ به دیجیتال (ADC) خط لوله پیشنهاد می شود. این تکنیک ها شامل حذف S/H فعال، به اشتراک گذاری اپمپ بین چندین بیت در هر مرحله مجاور، تکنیک امپلی فایر توان پایین، کارایی بالا، نوسان بالا می باشند. همچنین، توپولوژی نمونه برداری جدید برای کمینه سازی خطای دستگاه توسط انطباق زمان ثابت بین دو مسیر سیگنال ورودی پیشنهاد می شود. همه ی این مهارت ها توسط شبیه سازی در طراحی ADC 40MHz 11-bit 1.8V در فرایند CMOS 0.18 µm با انتشار توان 21mW، نسبت سیگنال به نویز و اغتشاش (SNDR) 65-dB، تعداد موثر بیت (ENOB) 10.5-bit، محدوده داینامیک آزاد کاذب (SFDR) 78dB ، اعوجاج هارمونیک کلی (THD) -75.4-dB، نسبت سیگنال به نویز (SNR) 64.5 dB و عدد شایستگی (FOM) 0.18 pJ/step بررسی می شوند.
تعداد صفحات انگلیسی:7
صفحه
تعداد صفحات فـارسـی:14
صفحه
- آدرس: تبریز، آبرسان، مهرگان چهارم
- تلفن تماس: 09016347107
- تلفن ثابت : 35250068-041
- Mailttcenterاین آدرس ایمیل توسط spambots حفاظت می شود. برای دیدن شما نیاز به جاوا اسکریپت دارید : آدرس ایمیل
- @zoodyab :آدرس تلگرام
مرکز تخصصی تلاش ترجمه از سال 1385 شروع به کار نموده است و تا کنون بیش از ده هزار ترجمه در رشته ها و زمینه های مختلف توسط متخصصین این مرکز انجام شده است.
تمامی ترجمههای انجام شده توسط موسسه تخصصی تلاش ترجمه، به صورت دستی (غیرماشینی) بوده و توسط مترجمین با سابقه انجام میشوند. ترجمههای انجام شده توسط موسسه تلاش ترجمه در قالب فایل Word و به صورت کاملا روان و بازخوانی شده و با ضمانت بازگشت وجه 72 ساعته (در صورت عدم رضایت از ترجمه) خدمت مشتریان محترم ارائه میشود.