تمام جمع کننده CMOS برای کاربردهای ریاضی صرفه جو در انرژی
واتساپ:09141077352 همراه: 09141077352 ثابت: 35250068-041 سفارش سمینار و مقاله سفارش ترجمه تخصصی
 

دانلود فایل با شمار فاکتور

لطفا شماره فاکتور خود را درج نمایید


جدیدترین لغات واژه‌نامه

آمار بازدیدکنندگان

بازدید امروز :24
بازدید روز گذشته :74
بازدید این هفته :221
بازدید این ماه :895
مجموع آمار بازدید ها :798853

عنوان محصول: تمام جمع کننده CMOS برای کاربردهای ریاضی صرفه جو در انرژی

دسته‌بندی: مقالات ترجمه شده رشته کامپیوتر
تاریخ انتشار: پنج شنبه 6 آبان 1395
تمام جمع کننده CMOS برای کاربردهای ریاضی صرفه جو در انرژی تمام جمع کننده CMOS برای کاربردهای ریاضی صرفه جو در انرژی
توضیحات مختصر: دو سلول تمام جمع کننده سرعت بالا و توان پایین را با استفاده از ساختار منطق درونی جایگزین و سبک منطق ترانزیستور عبوری طراحی می کنیم که منجر به کاهش تاخیر قدرت محصول میشود (PDP). روش خود را با سایر PDP ها از نظر سرعت، مصرف برق و منطقه مقایسه می کنیم. تمامی تمام جمع کننده ها با استفاده از تکنولوژی (CMO...
تمام جمع کننده CMOS برای کاربردهای ریاضی صرفه جو در انرژی تمام جمع کننده CMOS برای کاربردهای ریاضی صرفه جو در انرژی


قیمت قیمت : 31000 تومان
تخفیف تخفیف: 2000 تومان
تخفیف تخفیف ویژه : 10 درصد
قیمت نهایی قیمت نهایی: 25900 تومان
548 بازدید
کد مقاله: TTC- 3066
نوع فایل : docx
لینک دانلود فایل خریداری شده بلافاصله بعد از خرید موفق فعال خواهد شد.
Abstract
We present two high-speed and low-power full-adder cells designed with an alternative internal logic structure and pass-transistor logic styles that lead to have a reduced power-delay product (PDP). We carried out a comparison against other full-adders reported as having a low PDP, in terms of speed, power consumption and area. All the full-adders were designed with a 0.18-μm CMOS technology, and were tested using a comprehensive testbench that allowed to measure the current taken from the full-adder inputs, besides the current provided from the power-supply. Post-layout simulations show that the proposed full-adders outperform its counterparts exhibiting an average PDP advantage of 80%, with only 40% of relative area.
Keywords: Arithmetic, full-adder, high-speed, low-power.

چکیده
دو سلول تمام جمع کننده سرعت بالا و توان پایین را با استفاده از ساختار منطق درونی جایگزین و سبک منطق ترانزیستور عبوری طراحی می کنیم که منجر به کاهش تاخیر قدرت محصول میشود (PDP). روش خود را با سایر PDP ها از نظر سرعت، مصرف برق و منطقه مقایسه می کنیم. تمامی تمام جمع کننده ها با استفاده از تکنولوژی (CMOS)a 0.18-m طراحی شده اند و با استفاده از یک سیستم تست جامع برای اندازه گیری جریان های ایجاد شده علاوه بر جریان های موجود، مورد آزمایش قرار گرفته اند. شبیه سازی روش پیشنهادی نشان میدهد که بهره گیری از تمام جمع کننده های پیشنهادی کاربرد را بهینه تر کرده و برتری PDP ها 80 درصد بهتر شده و مساحت مورد استفاده 40 درصد کاهش می یابد.
کلمات کلیدی: حساب، تمام جمع کننده، سرعت بالا، توان پایین

تعداد صفحات انگلیسی تعداد صفحات انگلیسی:4 صفحه
تعداد صفحات فارسی تعداد صفحات فـارسـی:9 صفحه

  • آدرس: تبریز، آبرسان، مهرگان چهارم
  • تلفن  تماس: 09016347107
  • تلفن  ثابت : 35250068-041
  •  Mailttcenterاین آدرس ایمیل توسط spambots حفاظت می شود. برای دیدن شما نیاز به جاوا اسکریپت دارید : آدرس  ایمیل
  • @zoodyab :آدرس تلگرام
مرکز  تخصصی  تلاش ترجمه از  سال  1385 شروع به کار نموده است  و تا کنون بیش از ده هزار ترجمه در رشته ها و زمینه های مختلف توسط متخصصین این مرکز انجام  شده  است.

تمامی ترجمه‌های انجام شده توسط موسسه تخصصی تلاش ترجمه، به صورت دستی (غیرماشینی) بوده و توسط مترجمین با سابقه انجام می‌شوند. ترجمه‌های انجام شده توسط موسسه تلاش ترجمه در قالب فایل Word و به صورت کاملا روان و بازخوانی شده و با ضمانت بازگشت وجه 72 ساعته (در صورت عدم رضایت از ترجمه) خدمت مشتریان محترم ارائه می‌شود.