پیاده سازی تقسیم کننده SRT پایپ لاین مبنای چهار 16 بیتی با توان پایین با استفاده از ساختار منطق پویای مبتنی بر داده های مسیر انشعاب اصلاح شده
واتساپ:09141077352 همراه: 09141077352 ثابت: 35250068-041 سفارش سمینار و مقاله سفارش ترجمه تخصصی
 

دانلود فایل با شمار فاکتور

لطفا شماره فاکتور خود را درج نمایید


جدیدترین لغات واژه‌نامه

آمار بازدیدکنندگان

بازدید امروز :23
بازدید روز گذشته :74
بازدید این هفته :220
بازدید این ماه :894
مجموع آمار بازدید ها :798852

عنوان محصول: پیاده سازی تقسیم کننده SRT پایپ لاین مبنای چهار 16 بیتی با توان پایین با استفاده از ساختار منطق پویای مبتنی بر داده های مسیر انشعاب اصلاح شده

دسته‌بندی: مقالات ترجمه شده رشته کامپیوتر
تاریخ انتشار: پنج شنبه 21 بهمن 1395
پیاده سازی تقسیم کننده SRT پایپ لاین مبنای چهار 16 بیتی با توان پایین با استفاده از ساختار منطق پویای مبتنی بر داده های مسیر انشعاب اصلاح شده پیاده سازی تقسیم کننده SRT پایپ لاین مبنای چهار 16 بیتی با توان پایین با استفاده از ساختار منطق پویای مبتنی بر داده های مسیر انشعاب اصلاح شده
توضیحات مختصر: در این مقاله یک تقسیم کننده پایپ لاین مبنای 4 16 بیتی پیاده سازی شده در نسخه ی اصلاح شده ی ساختار خانواده SPD3L ارائه می شود. بواسطه اصلاح، سیگنال کلاک نیز برای پیش شارژ برخی از بخش های مهم مدار استفاده می شود. کارایی مدار در زوایای مختلف شبیه سازی ارزیابی می شود. نتایج نشان می دهند که در مقایسه با ...
پیاده سازی تقسیم کننده SRT پایپ لاین مبنای چهار 16 بیتی با توان پایین با استفاده از ساختار منطق پویای مبتنی بر داده های مسیر انشعاب اصلاح شده پیاده سازی تقسیم کننده SRT پایپ لاین مبنای چهار 16 بیتی با توان پایین با استفاده از ساختار منطق پویای مبتنی بر داده های مسیر انشعاب اصلاح شده


قیمت قیمت : 35000 تومان
تخفیف تخفیف: 2000 تومان
تخفیف تخفیف ویژه : 10 درصد
قیمت نهایی قیمت نهایی: 29500 تومان
633 بازدید
کد مقاله: TTC- 3205
نوع فایل : docx
لینک دانلود فایل خریداری شده بلافاصله بعد از خرید موفق فعال خواهد شد.
Journal: Elsevier

Implementation of a low power 16-bit radix-4 pipelined SRT divider using a modified Split-Path Data Driven Dynamic Logic (SPD3L) structure
Abstract
In this paper a 16-bit radix-4 pipelined divider implemented in a modified version of SPD3L family structure (SPCD3L: Split-Path Clock-Data driven Dynamic Logic) is presented. Through the modification, the clock signal is also used to pre-charge some critical parts of the circuit. Performance of the circuit is evaluated at different simulation corners. The results show that, compared with Domino structure, the proposed circuit has lower power consumption and higher speed. Latency of the divider is equal to 10 half clock cycles. The design is simulated using HSPICE in a 1.8-V TSMC_180 nm CMOS process.
Keywords: SRT divider; Latency; Data Driven Dynamic Logic; SPCD3L; Energy reduction; Speed

چکیده
در این مقاله یک تقسیم کننده پایپ لاین مبنای 4 16 بیتی پیاده سازی شده در نسخه ی اصلاح شده ی ساختار خانواده SPD3L ارائه می شود. بواسطه اصلاح، سیگنال کلاک نیز برای پیش شارژ برخی از بخش های مهم مدار استفاده می شود. کارایی مدار در زوایای مختلف شبیه سازی ارزیابی می شود. نتایج نشان می دهند که در مقایسه با ساختار دومینو، مدار پیشنهادی دارای مصرف توان کمتر و سرعت بالاتر می باشد. تاخیر تقسیم کننده برابر 10 سیکل نیم کلاک می باشد. طرح با استفاده از HSPICE در فرایند1.8-V TSMC_180nm CMOS شبیه سازی می شود.
کلمات کلیدی: تقسیم کننده SRT, تاخیر, منطق پویای مبتنی بر داده, SPCD3L, کاهش انرژی, سرعت

تعداد صفحات انگلیسی تعداد صفحات انگلیسی:10 صفحه
تعداد صفحات فارسی تعداد صفحات فـارسـی:27 صفحه

  • آدرس: تبریز، آبرسان، مهرگان چهارم
  • تلفن  تماس: 09016347107
  • تلفن  ثابت : 35250068-041
  •  Mailttcenterاین آدرس ایمیل توسط spambots حفاظت می شود. برای دیدن شما نیاز به جاوا اسکریپت دارید : آدرس  ایمیل
  • @zoodyab :آدرس تلگرام
مرکز  تخصصی  تلاش ترجمه از  سال  1385 شروع به کار نموده است  و تا کنون بیش از ده هزار ترجمه در رشته ها و زمینه های مختلف توسط متخصصین این مرکز انجام  شده  است.

تمامی ترجمه‌های انجام شده توسط موسسه تخصصی تلاش ترجمه، به صورت دستی (غیرماشینی) بوده و توسط مترجمین با سابقه انجام می‌شوند. ترجمه‌های انجام شده توسط موسسه تلاش ترجمه در قالب فایل Word و به صورت کاملا روان و بازخوانی شده و با ضمانت بازگشت وجه 72 ساعته (در صورت عدم رضایت از ترجمه) خدمت مشتریان محترم ارائه می‌شود.