دانلود فایل با شمار فاکتور
لطفا شماره فاکتور خود را درج نمایید
جدیدترین لغات واژهنامه
آمار بازدیدکنندگان
بازدید روز گذشته :70
بازدید این هفته :380
بازدید این ماه :1123
مجموع آمار بازدید ها :800748
عنوان محصول: طراحی مدار تمام جمع کننده با استفاده از ماسفت با گیت دوگانه
توضیحات مختصر:
این مقاله، یک طرح از سلول تمام جمع کننده یک بیتی مبتنی بر منطق ترانزیستور گذر (PTL) منحط (دژنراسیون) را نشان می¬دهد که از ماسفت با گیت دوگانه استفاده میکند. در این مقاله، سلول طراحی، ماژول 5-T XOR-XNOR منحط (دژنراسیون) است. این طرح پیشنهادی با یک سلول تمام جمع کننده تکبیتی مبتنی بر منطق ترانزی... |
طراحی مدار تمام جمع کننده با استفاده از ماسفت با گیت دوگانه |
This paper presents a design of a one bit full adder cell based on degenerate pass transistor logic (PTL) using Double Gate MOSFET. The design cell is degenerate 5-T XOR-XNOR module. This design has been compared with existing one-bit full adder cell based on degenerate pass transistor logic (PTL) designed using Single Gate MOSFET. In this paper, the proposed circuit has been analyzed for parameters like- power consumption and power delay product. The simulations of the proposed Full Adder have been performed using Tanner EDA Tool version 13.0. All the proposed design simulations are carried out at 45nm technology for various inputs like supply voltage, temperature and frequency. The decrease of 24% in power consumption has observed in proposed circuit. The results show a validity of double gate MOSFETs for designing for low power full adder circuit.
این مقاله، یک طرح از سلول تمام جمع کننده یک بیتی مبتنی بر منطق ترانزیستور گذر (PTL) منحط (دژنراسیون) را نشان می¬دهد که از ماسفت با گیت دوگانه استفاده میکند. در این مقاله، سلول طراحی، ماژول 5-T XOR-XNOR منحط (دژنراسیون) است. این طرح پیشنهادی با یک سلول تمام جمع کننده تکبیتی مبتنی بر منطق ترانزیستور گذر منحط طراحی شده توسط ماسفت با گیت تکی، مقایسه شده است. در این مقاله، مدار پیشنهادی براساس پارامترهایی از قبیل مصرف توان و میزان حاصلضرب توان در تأخیر (بهرهوری انرژی) مورد تجزیهوتحلیل قرار گرفته است. شبیهسازی تمام جمع کننده پیشنهادی با استفاده از نسخه 13.0 ابزار Tanner EDA انجام شده است. شبیهسازی تمامی طرحهای پیشنهادی در تکنولوژی 45 نانومتری برای ورودیهای مختلف از قبیل ولتاژ ورودی، دما (درجه حرارت) و فرکانس انجام شده است. در روش پیشنهادی، کاهش 24 درصدی در میزان مصرف توان مشاهده شده است. نتایج بررسیها، اعتبار (مقبولیت) ماسفت ها با گیتهای دوگانه برای طراحی مدارهای تمام جمع کننده با توان پایین را نشان میدهند.
- آدرس: تبریز، آبرسان، مهرگان چهارم
- تلفن تماس: 09016347107
- تلفن ثابت : 35250068-041
- Mailttcenterاین آدرس ایمیل توسط spambots حفاظت می شود. برای دیدن شما نیاز به جاوا اسکریپت دارید : آدرس ایمیل
- @zoodyab :آدرس تلگرام
مرکز تخصصی تلاش ترجمه از سال 1385 شروع به کار نموده است و تا کنون بیش از ده هزار ترجمه در رشته ها و زمینه های مختلف توسط متخصصین این مرکز انجام شده است.
تمامی ترجمههای انجام شده توسط موسسه تخصصی تلاش ترجمه، به صورت دستی (غیرماشینی) بوده و توسط مترجمین با سابقه انجام میشوند. ترجمههای انجام شده توسط موسسه تلاش ترجمه در قالب فایل Word و به صورت کاملا روان و بازخوانی شده و با ضمانت بازگشت وجه 72 ساعته (در صورت عدم رضایت از ترجمه) خدمت مشتریان محترم ارائه میشود.