طراحی و پیاده‌سازی یک جمع کننده BCD برگشت پذیر تحمل پذیر خطای نانومتری
واتساپ:09141077352 همراه: 09141077352 ثابت: 35250068-041 سفارش سمینار و مقاله سفارش ترجمه تخصصی
 

دانلود فایل با شمار فاکتور

لطفا شماره فاکتور خود را درج نمایید


جدیدترین لغات واژه‌نامه

آمار بازدیدکنندگان

بازدید امروز :53
بازدید روز گذشته :54
بازدید این هفته :313
بازدید این ماه :1056
مجموع آمار بازدید ها :800681

عنوان محصول: طراحی و پیاده‌سازی یک جمع کننده BCD برگشت پذیر تحمل پذیر خطای نانومتری

دسته‌بندی: مقالات ترجمه شده رشته کامپیوتر
تاریخ انتشار: دوشنبه 10 مرداد 1396
طراحی و پیاده‌سازی یک جمع کننده BCD برگشت پذیر تحمل پذیر خطای نانومتری طراحی و پیاده‌سازی یک جمع کننده BCD برگشت پذیر تحمل پذیر خطای نانومتری
توضیحات مختصر: مدارهای منطقی برگشت‌پذیر و کوانتوم توجه بسیار گسترده‌ای را در صنعت نانوتکنولوژی، محاسبات نوری، محاسبات کوانتومی و طرحی CMOS با توان کم به خود جلب کرده‌اند. در این مقاله، یک روش جدید طراحی جمع کننده اعداد اعشاری رمزگذاری شده باینری برگشت‌پذیر تحمل‌پذیر خطای نانومتریک پیشنهاد می‌شود. بر اساس دانش ما، ...
طراحی و پیاده‌سازی یک جمع کننده BCD برگشت پذیر تحمل پذیر خطای نانومتری طراحی و پیاده‌سازی یک جمع کننده BCD برگشت پذیر تحمل پذیر خطای نانومتری


قیمت قیمت : 27000 تومان
تخفیف تخفیف: 2000 تومان
تخفیف تخفیف ویژه : 10 درصد
قیمت نهایی قیمت نهایی: 22300 تومان
521 بازدید
کد مقاله: TTC- 3462
نوع فایل : docx
لینک دانلود فایل خریداری شده بلافاصله بعد از خرید موفق فعال خواهد شد.
Journal: IJAET

Design and Implementation of Nanometric Fault Tolerant Reversible BCD Adder
Abstract
Quantum and reversible logic circuits have found emerging attentions in nanotechnology, optical computing, quantum computing and low power CMOS design. In this paper a novel nanometric fault tolerant reversible binary coded decimal adder is proposed. To the best of our knowledge it is better than the only existing counterpart. The proposed circuit is compared with the existing counterpart in terms of number of constant inputs and garbage outputs, delay and the quantum cost. All of the parameters are improved. All the circuits have nanometric scales.
Keywords: Quantum computing, Fault tolerant, Reversible Logic, Binary Coded Decimal, Adders, Nanotechnology Based Systems, Quantum Circuits, Quantum Gates, Nanometric Circuits.

چکیده
مدارهای منطقی برگشت‌پذیر و کوانتوم توجه بسیار گسترده‌ای را در صنعت نانوتکنولوژی، محاسبات نوری، محاسبات کوانتومی و طرحی CMOS با توان کم به خود جلب کرده‌اند. در این مقاله، یک روش جدید طراحی جمع کننده اعداد اعشاری رمزگذاری شده باینری برگشت‌پذیر تحمل‌پذیر خطای نانومتریک پیشنهاد می‌شود. بر اساس دانش ما، این روش در مقایسه با نمونه‌های موجود فعلی دارای کارایی بسیار بالایی است. مدار پیشنهادی با نمونه‌های موجود ازلحاظ تعداد ورودی‌های ثابت و خروجی‌های زاید، تأخیر و هزینه کوانتوم مقایسه می‌شود. نتایج نشان می‌دهند که تمامی پارامترها بهبود چشمگیری یافته‌اند. تمامی مدارها دارای مقیاس‌های نانومتریک هستند.
کلمات کلیدی: محاسبات کوانتومی, تحمل‌پذیری خطا, منطق برگشت‌پذیر, اعداد اعشاری رمزگذاری شده باینری, جمع کننده, سیستم‌های مبتنی بر نانوتکنولوژی, مدارهای کوانتوم, گیت‌های کوانتوم, مدهای نانومتریک.

تعداد صفحات انگلیسی تعداد صفحات انگلیسی:6 صفحه
تعداد صفحات فارسی تعداد صفحات فـارسـی:11 صفحه

  • آدرس: تبریز، آبرسان، مهرگان چهارم
  • تلفن  تماس: 09016347107
  • تلفن  ثابت : 35250068-041
  •  Mailttcenterاین آدرس ایمیل توسط spambots حفاظت می شود. برای دیدن شما نیاز به جاوا اسکریپت دارید : آدرس  ایمیل
  • @zoodyab :آدرس تلگرام
مرکز  تخصصی  تلاش ترجمه از  سال  1385 شروع به کار نموده است  و تا کنون بیش از ده هزار ترجمه در رشته ها و زمینه های مختلف توسط متخصصین این مرکز انجام  شده  است.

تمامی ترجمه‌های انجام شده توسط موسسه تخصصی تلاش ترجمه، به صورت دستی (غیرماشینی) بوده و توسط مترجمین با سابقه انجام می‌شوند. ترجمه‌های انجام شده توسط موسسه تلاش ترجمه در قالب فایل Word و به صورت کاملا روان و بازخوانی شده و با ضمانت بازگشت وجه 72 ساعته (در صورت عدم رضایت از ترجمه) خدمت مشتریان محترم ارائه می‌شود.